一種基于新型低功耗開(kāi)關(guān)策略的10 bit 120 MS/s SAR ADC
微電子學(xué)
頁(yè)數(shù): 7 2024-02-20
摘要: 設(shè)計(jì)了一種10 bit 120 MS/s高速低功耗逐次逼近模數(shù)轉(zhuǎn)換器(SAR ADC)。針對(duì)功耗占比最大的CDAC模塊,基于電容分裂技術(shù)并結(jié)合C-2C結(jié)構(gòu),提出了一種輸出共模保持不變的雙電平高能效開(kāi)關(guān)控制策略;在降低CDAC開(kāi)關(guān)功耗的同時(shí),擺脫了CDAC開(kāi)關(guān)過(guò)程中對(duì)中間共模電平的依賴,使得該結(jié)構(gòu)適用于低電壓工藝。在速度提升方面,控制邏輯使用異步邏輯進(jìn)行加速;比較器采用一種全動(dòng)態(tài)... (共7頁(yè))