一種CMOS阻抗譜測(cè)量電路設(shè)計(jì)
微電子學(xué)
頁(yè)數(shù): 7 2024-06-20
摘要: 為了實(shí)現(xiàn)待測(cè)阻抗實(shí)部與虛部的提取,設(shè)計(jì)了一款基于0.18μm CMOS工藝的阻抗譜測(cè)量電路,其通過(guò)頻率響應(yīng)分析法在數(shù)字域中進(jìn)行累乘與累加的操作,從而得到阻抗譜。該阻抗譜測(cè)量電路由Δ-Σ調(diào)制器和數(shù)字抽取濾波器等電路組成。相較于傳統(tǒng)阻抗譜檢測(cè)電路而言,該電路采用無(wú)運(yùn)放Δ-Σ調(diào)制器結(jié)構(gòu),能對(duì)電流信號(hào)進(jìn)行直接轉(zhuǎn)換,減少了一個(gè)跨阻放大器(TIA)和一個(gè)跨導(dǎo)放大器(OTA),極大程度地減小... (共7頁(yè))