基于FPGA的超聲波流量測(cè)量?jī)x數(shù)據(jù)存儲(chǔ)系統(tǒng)設(shè)計(jì)
儀表技術(shù)與傳感器
頁(yè)數(shù): 5 2023-12-25
摘要: 針對(duì)傳統(tǒng)超聲流量測(cè)量系統(tǒng)數(shù)據(jù)記錄容量小,參數(shù)記錄不完整,數(shù)據(jù)存儲(chǔ)實(shí)時(shí)性低,數(shù)據(jù)存儲(chǔ)安全性不夠高的問(wèn)題,提出了基于FPGA的超聲波流量測(cè)量?jī)x數(shù)據(jù)存儲(chǔ)系統(tǒng)設(shè)計(jì)方案。文中采用SDIO總線(xiàn)與數(shù)據(jù)存儲(chǔ)系統(tǒng)進(jìn)行數(shù)據(jù)交互,RS422總線(xiàn)與數(shù)據(jù)分析設(shè)備進(jìn)行數(shù)據(jù)傳輸,SD NAND FLASH作為存儲(chǔ)單元,設(shè)計(jì)了采集模塊、時(shí)鐘控制、實(shí)時(shí)處理、數(shù)據(jù)融合等功能模塊。實(shí)驗(yàn)測(cè)試結(jié)果表明:數(shù)據(jù)傳輸誤碼率低... (共5頁(yè))